Nagysebességű DDR-II SDRAM interface és arbitrációs egység megvalósítása FPGA-n

Csipak Árpád (2010) Nagysebességű DDR-II SDRAM interface és arbitrációs egység megvalósítása FPGA-n. MA/MSc, Pázmány Péter Katolikus Egyetem.

[thumbnail of ITK_2014_csibak_arpad.pdf] PDF
ITK_2014_csibak_arpad.pdf
Hozzáférés joga: Csak regisztrált felhasználók

Megtekintés (952kB)

Intézmény

Pázmány Péter Katolikus Egyetem

Kar

Információs Technológiai és Bionikai Kar

Tudományterület/tudományág

NEM RÉSZLETEZETT

Szak

műszaki informatika

Témavezető(k)

Típus
Témavezető neve
Beosztás, tudományos fokozat, intézmény
Email
NEM RÉSZLETEZETT
Nagy Zoltán
NEM RÉSZLETEZETT
NEM RÉSZLETEZETT
NEM RÉSZLETEZETT
Szolgay Péter
NEM RÉSZLETEZETT
NEM RÉSZLETEZETT

Mű típusa: Diplomamunka (MA/MSc)
Felhasználói azonosító szám (ID): Névtelen felhasználó martonneszabo.zsuzsanna@jak.ppke.hu
Feltöltés dátuma: 2024. Szep. 03. 11:48
Utolsó módosítás: 2024. Szep. 03. 11:48
URI: https://diplomamunka.ppke.hu/id/eprint/24213

Actions (login required)

Tétel nézet Tétel nézet